홈 > 강의목록
논리회로(디지털공학개론)
김동욱 교수님 인하대학교 대학원 전자공학과 박사수료
강의 신청하기 | 총 합계금액 : 130,000원 |
제목 | 강의시간 | 상세내용 |
---|---|---|
[1강] 논리회로(디지털 공학) 오리엔테이션
|
0 :
17 :
22
|
|
논리회로(디지털 공학) 오리엔테이션 | ||
1장. 디지털 개념 | ||
[2강] 디지털 개념 (1)
|
0 :
45 :
42
|
|
디지털양과 아날로그양, 2진숫자, 논리레벨 및 디지털 파형, 기본 논리 연산, 시스템 개념 | ||
[3강] 디지털 개념 (2)
|
0 :
45 :
15
|
|
고정기능의 집적회로, 시험 및 계측 장비, 프로그램 가능한 논리소자의 개요 | ||
2장. 수체계, 연산 및 코드 | ||
[4강] 수체계, 연산 및 코드 (1)
|
0 :
55 :
55
|
|
10진수, 2진수, 10진수-2진수 변환, 2진 산술, 2진수에서의 1의 보수와 2의 보수, 부호표시 수 | ||
[5강] 수체계, 연산 및 코드 (2)
|
0 :
47 :
29
|
|
부호표시 수의 산술 연산, 16진수, 8진수, 2진화 10진수 | ||
[6강] 수체계, 연산 및 코드 (3)
|
0 :
51 :
26
|
|
디지털 코드, 오류 검출 코드 | ||
3장. 논리게이트 | ||
[7강] 논리게이트 (1)
|
0 :
49 :
22
|
|
반전기, AND 게이트, OR 게이트 | ||
[8강] 논리게이트 (2)
|
0 :
55 :
53
|
|
NAND 게이트, NOR 게이트, X-OR 게이트와 X-NOR 게이트, 고정기능의 논리, 프로그램 가능한 논리 | ||
4장. 부울 대수와 논리 간략화 | ||
[9강] 부울 대수와 논리 간략화 (1)
|
0 :
54 :
33
|
|
부울 연산과 부울식, 부울 대수의 법칙과 규칙, 드모르간의 정리, 논리회로의 부울 분석, 부울 대수를 이용한 간략화 | ||
[10강] 부울 대수와 논리 간략화 (2)
|
0 :
53 :
50
|
|
부울식의 표준형, 부울식과 진리표, 카르노 맵 | ||
[11강] 부울 대수와 논리 간략화 (3)
|
0 :
59 :
30
|
|
카르노 맵 SOP 최소화 (1) | ||
[12강] 부울 대수와 논리 간략화 (4)
|
0 :
45 :
27
|
|
카르노 맵 SOP 최소화 (2) | ||
[13강] 부울 대수와 논리 간략화 (5)
|
0 :
53 :
28
|
|
5-변수 카르노 맵, HDL로 논리 기술하기 | ||
5장. 조합 논리의 해석 | ||
[14강] 조합 논리의 해석 (1)
|
0 :
52 :
01
|
|
기본적인 조합 논리회로, 조합 논리의 구현 | ||
[15강] 조합 논리의 해석 (2)
|
0 :
53 :
37
|
|
NAND와 NOR 게이트의 범용성, NAND와 NOR 게이트를 사용한 조합 논리, 펄스 파형에 대한 논리회로 동작, 고장진단, VHDL로 조합 논리 구현하기 | ||
6장. 조합 논리의 기능 | ||
[16강] 조합 논리의 기능 (1)
|
0 :
55 :
41
|
|
가산기의 기초, 병렬 2진 가산기 | ||
[17강] 조합 논리의 기능 (2)
|
0 :
38 :
43
|
|
리플 캐리와 룩-어헤드 캐리 가산기, 비교기 | ||
[18강] 조합 논리의 기능 (3)
|
1 :
00 :
01
|
|
디코더 | ||
[19강] 조합 논리의 기능 (4)
|
0 :
40 :
02
|
|
인코더 | ||
[20강] 조합 논리의 기능 (5)
|
0 :
37 :
49
|
|
코드 변환기 | ||
[21강] 조합 논리의 기능 (6)
|
1 :
14 :
07
|
|
멀티플렉서(데이터 선택기), 디멀티플렉서, 패리티 발생기/검사기 | ||
7장. 래치, 플립플롭 | ||
[22강] 래치, 플립플롭 (1)
|
0 :
51 :
40
|
|
래치 | ||
[23강] 래치, 플립플롭 (2)
|
1 :
09 :
19
|
|
에지 트리거 플립플롭 | ||
[24강] 래치, 플립플롭 (3)
|
0 :
45 :
26
|
|
플립플롭 동작 특성, 플립플롭의 응용 | ||
8장. 카운터 | ||
[25강] 카운터 (1)
|
0 :
42 :
40
|
|
비동기 카운터 (1) | ||
[26강] 카운터 (2)
|
0 :
43 :
06
|
|
비동기 카운터 (2) | ||
[27강] 카운터 (3)
|
1 :
05 :
28
|
|
동기 카운터 | ||
[28강] 카운터 (4)
|
0 :
38 :
52
|
|
업/다운 동기 카운터, 동기 카운터의 해석 및 설계 (1) | ||
[29강] 카운터 (5)
|
0 :
45 :
13
|
|
동기 카운터의 해석 및 설계 (2) | ||
[30강] 카운터 (6)
|
0 :
58 :
43
|
|
종속연결 카운터, 카운터 디코딩, 카운터 응용 | ||
9장. 시프트 레지스터 | ||
[31강] 시프트 레지스터 (1)
|
0 :
58 :
18
|
|
기본 시프트 레지스터 동작, 직렬 입력/직렬 출력 시프트 레지스터, 직렬 입력/병렬 출력 시프트 레지스터, 병렬 입력/직렬 출력 시프트 레지스터 | ||
[32강] 시프트 레지스터 (2)
|
1 :
07 :
55
|
|
병렬 입력/병렬 출력 시프트 레지스터, 양방향 시프트 레지스터, 시프트 레지스터 카운터, 시프트 레지스터 응용 | ||
10장. 메모리 | ||
[33강] 메모리 (1)
|
0 :
34 :
22
|
|
메모리의 기초, RAM(Random Access Memory (1) | ||
[34강] 메모리 (2)
|
0 :
53 :
25
|
|
RAM(Random Access Memory (2) | ||
[35강] 메모리 (3)
|
0 :
40 :
04
|
|
ROM(Read Only Memory), 플래시 메모리, 특수 형태의 메모리 | ||
11장. 집적회로 기술 | ||
[36강] 집적회로 기술 (1)
|
0 :
53 :
50
|
|
기본적인 동작 특성 및 파라미터, CMOS 회로 | ||
[37강] 집적회로 기술 (2)
|
0 :
49 :
53
|
|
TTL 회로, TTL 사용시 고려사항 | ||
12장. 신호 인터페이스 및 DSP | ||
[38강] 신호 인터페이스 및 DSP (1)
|
1 :
05 :
15
|
|
아날로그 신호의 디지털 변환, 아날로그 → 디지털 변환 방법 | ||
[39강] 신호 인터페이스 및 DSP (2)
|
0 :
28 :
51
|
|
디지털 → 아날로그 변환 방법, 디지털 신호 처리기(DSP) | ||
13장. 컴퓨터 개념 | ||
[40강] 컴퓨터 개념
|
1 :
05 :
11
|
|
컴퓨터 기초, 마이크로프로세서 기초, 마이크로프로세서 기본동작, 컴퓨터 프로그래밍, 인터랩트, AVR ATmega162(128)의 기초 | ||
부록 | ||
[41강] 정오표
|
0 :
00 :
00
|
|
교재만 있습니다. |
오늘 팝업 보이지 않기 | 닫기 |
오늘 팝업 보이지 않기 | 닫기 |